課程資訊
課程名稱
數位積體電路工程
DIGITAL IC ENGINEERING 
開課學期
94-2 
授課對象
電機資訊學院  電子工程學研究所  
授課教師
郭正邦 
課號
EE5078 
課程識別碼
921 U3430 
班次
 
學分
全/半年
半年 
必/選修
選修 
上課時間
星期二A,B,C(18:25~21:05) 
上課地點
博理113 
備註
 
 
課程簡介影片
 
核心能力關聯
本課程尚未建立核心能力關連
課程大綱
為確保您我的權利,請尊重智慧財產權及不得非法影印
課程概述

本課程是本人從事微電子研究28年的結晶.在台大電機已開過18年, 已培養出數百位微電子工程師, 任職於國內外著名半導體公司, 從事digital IC 有關電路設計及元件工程的尖端研發工作. 本課程係科學園區微電子工業入門基礎課程, 從數位IC的三元素--製程, 元件, 電路出發, 深入淺出的介紹digital IC的核心知識. Outline如下
1.Introduction–(a)digital circuit characteristics,(b)digital circuit family,(c)digital IC design flowchart,(d)trends on digital IC.
2.CMOS processing technology–0.18um CMOS technology, 0.09um CMOS technology, <90nm technology
SOI technology.
3.CMOS Device models–(a)threshold voltage, (b)body effect, (c)small-geometry
Effects, (d) mobility, (e) drain current, (e)electron temeperature, (f)velocity
Overshoot, (g)capacitance, (h)transit time, (i) hot carrier, (j)BSIM SPICE.
4.CMOS Static Logic Circuits–(a)basic,(b)inverters, (c)CMOS differential static
logic, (d)CMOS pass transistor logic, (e)BiCMOS logic, (f) SOI, (g)low-voltage, (h) Low-power.
5.CMOS Dynamic Logic Circuits–(a)basic, (b)charge-sharing problems, (c)noise, (d)race problems, (e)NORA, (f)Zipper, (g) domino, (h)dynamic differential, (i)
true single phase clocking, (j)BiCMOS, (k)low-voltage.
6.CMOS Memory
(a) SRAM, (b)DRAM, (c) BiCMOS, (d)SOI, (e) Non-volatile, (f) ferroelectric.
7.CMOS VLSI Systems
(a) adder, (b) multiplier, (c) register file, (d) cache memory, (e)programmable
logic array, (f) other systems.

 

課程目標
Acquisition of the fundamental knowledge to
work as a device or circuit engineer in the high-tech industry 
課程要求
Pre-requisite: Electronics I, II, III
 
預期每週課後學習時數
 
Office Hours
每週三 21:30~22:00 
指定閱讀
 
參考書目
1. J. B. Kuo, et al,
Low-Voltage CMOS VLSI Circuits, Wiley, New York,
1999, ISBN 0471321052.
2. Class notes 
評量方式
(僅供參考)
 
No.
項目
百分比
說明
1. 
homework 
20% 
 
2. 
midterm exam 
40% 
 
3. 
final exam 
40% 
 
 
課程進度
週次
日期
單元主題